Компанії

Опублікований стандарт JEDEC Module Sideband Bus

0

Галузева організація JEDEC Solid State Technology Association, зайнята розробкою стандартів в галузі мікроелектроніки, оголосила про публікацію стандарту JESD403-1 JEDEC Module Sideband Bus (SidebandBus). Він був розроблений у співпраці з MIPI Alliance як підмножина і надмножество стандарту послідовної шини MIPI I3C Basic. SidebandBus визначає параметри використання шини управління системою для модулів пам’яті DDR5 і наступних поколінь. Стандарт вже доступний для завантаження на сайті JEDEC.

У SidebandBus визначені системні аспекти застосування протоколу MIPI I3C Basic і електричні характеристики шини. Відзначимо, що SidebandBus покращує I3C Basic за рахунок розширених команд і функцій, таких як функціональність концентратора, яка збільшує кількість підтримуваних пристроїв на шині без шкоди для повної пропускної здатності, яка дорівнює 12,5 МГц. SidebandBus також забезпечує плавний перехід із застарілих систем на новий інтерфейс, підтримуючи роботу в більш повільному режимі I2C, що дає галузі час для переходу.

Шина SidebandBus інтегрована в інші рішення для DDR5, включаючи контролер харчування, термодатчики, буферизующие тактові драйвери і мікросхему SPD, яка грає роль концентратора SidebandBus для інших пристроїв. Джерело

Читати також

Коментарі

Коментування закрите.